OpenBIC
OpenSource Bridge-IC
- c -
CABLE_ABSENT :
plat_isr.h
CABLE_PRESENT :
plat_isr.h
CARD_13_E1S_0_MUX_CFG_INDEX :
plat_sensor_table.c
CARD_13_E1S_1_MUX_CFG_INDEX :
plat_sensor_table.c
CARD_14_E1S_0_MUX_CFG_INDEX :
plat_sensor_table.c
CARD_14_E1S_1_MUX_CFG_INDEX :
plat_sensor_table.c
CATERR_START_DELAY_SECOND :
plat_isr.c
,
plat_isr.h
,
plat_isr.c
CB_FRU_ADDR :
plat_fru.h
CB_FRU_PORT :
plat_fru.h
CC_PEX_ACCESS_FAIL :
plat_ipmi.h
CC_PEX_NOT_POWER_ON :
plat_ipmi.h
CC_PEX_PRE_READING_FAIL :
plat_ipmi.h
CCI_CC_INVALID_INPUT :
cci.h
CCI_CC_PAYLOAD_INVALID_LEN :
cci.h
CCI_CC_SUCCESS :
cci.h
CCI_ERROR :
cci.h
CCI_INVALID_TYPE :
cci.h
CCI_SUCCESS :
cci.h
CFG_BYTE_PER_LINE :
lattice.c
CFG_REG_OFFSET0 :
ads112c.h
CFG_REG_OFFSET1 :
ads112c.h
CFG_REG_OFFSET2 :
ads112c.h
CFG_REG_OFFSET3 :
ads112c.h
CHANNEL_0_4_DIMM_NUM_0 :
intel_dimm.h
CHANNEL_0_4_DIMM_NUM_1 :
intel_dimm.h
CHANNEL_0_4_DIMM_NUM_2 :
intel_dimm.h
CHANNEL_0_4_DIMM_NUM_3 :
intel_dimm.h
CHANNEL_1_5_DIMM_NUM_0 :
intel_dimm.h
CHANNEL_1_5_DIMM_NUM_1 :
intel_dimm.h
CHANNEL_1_5_DIMM_NUM_2 :
intel_dimm.h
CHANNEL_1_5_DIMM_NUM_3 :
intel_dimm.h
CHANNEL_2_6_DIMM_NUM_0 :
intel_dimm.h
CHANNEL_2_6_DIMM_NUM_1 :
intel_dimm.h
CHANNEL_2_6_DIMM_NUM_2 :
intel_dimm.h
CHANNEL_2_6_DIMM_NUM_3 :
intel_dimm.h
CHANNEL_3_7_DIMM_NUM_0 :
intel_dimm.h
CHANNEL_3_7_DIMM_NUM_1 :
intel_dimm.h
CHANNEL_3_7_DIMM_NUM_2 :
intel_dimm.h
CHANNEL_3_7_DIMM_NUM_3 :
intel_dimm.h
CHASSIS_CUSTOM_DATA_MAX :
plat_fru.c
CHECK_ALTERA_STATUS_DELAY_US :
altera.c
CHECK_ARG_WITH_RETURN :
libutil.h
CHECK_IS_PROGRESS_DELAY_MS :
plat_dev.c
CHECK_MSGQ_INIT :
libutil.h
CHECK_MSGQ_INIT_WITH_RETURN :
libutil.h
CHECK_MUTEX_INIT :
libutil.h
CHECK_MUTEX_INIT_WITH_RETURN :
libutil.h
CHECK_NULL_ARG :
libutil.h
CHECK_NULL_ARG_WITH_RETURN :
libutil.h
CHECK_PLDM_FW_UPDATE_RESULT_WITH_RETURN :
pldm_firmware_update.h
CHECK_READY_FLAG_DELAY_MS :
util_sys.c
CHECK_STATUS_RETRY :
lattice.c
CHECKK_POWER_DELAY_MS :
plat_power_seq.h
CHECKSUM_FIELD :
tda38741.c
,
xdpe15284.c
CHIP_GPIO :
hal_gpio.h
CHIP_SGPIO :
hal_gpio.h
CHIP_TEMP_OFFSET :
plat_sensor_table.h
CHK_PWR_DELAY_MSEC :
plat_power_seq.h
CHKPWR_DELAY_MSEC :
plat_power_seq.h
CL_BIC_I2C_ADDRESS :
plat_ipmb.h
CL_CPLD_BMC_CHANNEL_ADDR :
plat_pmic.h
CLEAR_BYTE_START_OFFSET_NUM :
plat_ipmi.c
CLEAR_BYTE_TOTAL_NUM :
plat_ipmi.c
CLEAR_EID_FLAG :
plat_mctp.h
CLEAR_MTP_DELAY_MS :
plat_pmic.h
CLEAR_MTP_RETRY_MAX :
plat_pmic.h
CLEARBIT :
libutil.h
CLEARBITS :
libutil.h
CLK_BUF_100M_BYTE_COUNT :
clock_shell.c
CLK_BUF_100M_WRITE_LOCK_CLEAR_LOS_EVENT_OFFSET :
clock_shell.c
CLK_BUF_U471_ADDR :
clock_shell.c
CLK_BUF_U519_ADDR :
clock_shell.c
CLK_BUFFER_ADDR :
plat_isr.h
CLK_BUFFER_BUS :
plat_isr.h
CLK_GEN_100M_ADDR :
clock_shell.c
CLK_GEN_312M_ACTMON_0_STS_OFFSET :
clock_shell.c
CLK_GEN_312M_ACTMON_1_STS_OFFSET :
clock_shell.c
CLK_GEN_312M_ADDR :
clock_shell.c
CLK_GEN_312M_LOSMON_0_STS_OFFSET :
clock_shell.c
CLK_GEN_312M_LOSMON_1_STS_OFFSET :
clock_shell.c
CLK_GEN_312M_LOSMON_2_STS_OFFSET :
clock_shell.c
CLK_GEN_312M_PAGE_REGISTER :
clock_shell.c
CLK_GEN_312M_SW_RESET_OFFSET :
clock_shell.c
CLK_GEN_SSC_HW_EXPECT_VALUE :
plat_dev.c
CLOCK_BUFFER_ADDR :
plat_class.h
CLOCK_BUFFER_BYPASS_DATA_1 :
plat_class.h
CLOCK_BUFFER_BYPASS_DATA_2 :
plat_class.h
CLOCK_BUFFER_REG_LOC :
plat_class.h
CLOCK_GEN_ADDR :
plat_dev.h
CMD_GET_CPU_MEMORY_TEMP :
intel_dimm.h
CMD_GET_CPU_MEMORY_TEMP_DATA_LEN :
intel_dimm.h
CMD_POWERDOWN :
ads112c.h
CMD_RDATA :
ads112c.h
CMD_RESET :
ads112c.h
CMD_RREG :
ads112c.h
CMD_SMBUS_READ_MEMORY :
pmic.h
CMD_SMBUS_WRITE_MEMORY :
pmic.h
CMD_START_SYNC :
ads112c.h
CMD_WREG :
ads112c.h
CMET_INFO_OFFSET_1 :
plat_ipmi.c
CMET_INFO_OFFSET_2 :
plat_ipmi.c
CML_OTHER_MEMORY_FAULT_BIT :
xdpe15284.c
CMN_STATUS_REG :
plat_event.h
CNFG_REMAINING_WRITES_MAX :
tda38741.c
CNFG_TAG :
tda38741.c
COMMON_SENSOR_MONITOR_INDEX :
plat_sensor_table.c
COMMON_SENSOR_TABLE_INDEX :
sensor_shell.h
CONFIG_BOARD :
info_shell.c
CONFIG_ISL69260 :
plat_sensor_table.c
CONFIG_READ_REG :
nct214.h
CONFIG_WRITE_REG :
nct214.h
CONVERSION_VAL_MASK :
ads1015.c
CP0_OFFSET :
p3h284x.h
CP1_OFFSET :
p3h284x.h
CP_OD_ONLY :
p3h284x.h
CPLD_12V_ACCLA_PWRGD_OFFSET :
plat_class.h
CPLD_12V_ACCLB_PWRGD_OFFSET :
plat_class.h
CPLD_1OU_CARD_DETECTION :
plat_class.c
,
plat_class.h
,
plat_class.c
,
plat_class.h
CPLD_1OU_VPP_POWER_STATUS :
plat_class.h
,
plat_isr.h
,
plat_class.h
CPLD_2OU_EXPANSION_CARD_REG :
plat_class.h
,
plat_class.c
,
plat_class.h
CPLD_ACCL_12V_POWER_FAULT_BIT :
plat_class.h
CPLD_ACCL_12V_POWER_TOUT_BIT :
plat_class.h
CPLD_ACCL_1_6_POWER_CABLE_PG_FAULT_OFFSET :
plat_class.h
CPLD_ACCL_1_6_POWER_CABLE_PG_OFFSET :
plat_class.h
CPLD_ACCL_1_6_POWER_CABLE_PG_TIMEOUT_OFFSET :
plat_class.h
CPLD_ACCL_1_6_POWER_CABLE_PRESENT_OFFSET :
plat_class.h
CPLD_ACCL_1_6_PRESENT_OFFSET :
plat_class.h
CPLD_ACCL_3V3_AUX_FAULT_BIT :
plat_class.h
CPLD_ACCL_3V3_AUX_POWER_TOUT_BIT :
plat_class.h
CPLD_ACCL_3V3_POWER_FAULT_BIT :
plat_class.h
CPLD_ACCL_3V3_POWER_TOUT_BIT :
plat_class.h
CPLD_ACCL_7_12_POWER_CABLE_PG_FAULT_OFFSET :
plat_class.h
CPLD_ACCL_7_12_POWER_CABLE_PG_OFFSET :
plat_class.h
CPLD_ACCL_7_12_POWER_CABLE_PG_TIMEOUT_OFFSET :
plat_class.h
CPLD_ACCL_7_12_POWER_CABLE_PRESENT_OFFSET :
plat_class.h
CPLD_ACCL_7_12_PRESENT_OFFSET :
plat_class.h
CPLD_ACCLA_PWRGD_OFFSET :
plat_class.h
CPLD_ACCLB_PWRGD_OFFSET :
plat_class.h
CPLD_ADDR :
plat_dimm.h
,
plat_spi.h
,
plat_spi.c
,
plat_class.c
,
plat_spi.c
,
plat_class.c
,
plat_isr.h
,
plat_spi.h
,
plat_class.h
CPLD_BOARD_REV_ID_REG :
plat_class.c
,
plat_class.h
,
plat_class.c
CPLD_BUS :
plat_class.h
CPLD_BUS_13_ADDR :
plat_pldm_fw_update.c
CPLD_BUS_5_ADDR :
plat_pldm_fw_update.c
CPLD_CLASS_TYPE_REG :
plat_class.h
,
plat_class.c
,
plat_class.h
CPLD_CPU_POWER_SEQ_STATE :
plat_isr.c
CPLD_EEPROM_ADDR :
plat_fru.h
CPLD_EEPROM_STATUS_REG :
plat_event.h
CPLD_FW_BOTTOM_PART_LENGTH :
lattice.c
CPLD_I2C_ADDR :
plat_i2c.h
CPLD_IO_I2C_ADDR :
plat_i2c.h
CPLD_IO_I2C_BUS :
plat_i2c.h
CPLD_IO_REG_CABLE_PRESENT :
plat_i2c.h
CPLD_IO_REG_OFS_HSC_EN_SLOT1 :
plat_i2c.h
CPLD_IO_REG_OFS_HSC_EN_SLOT3 :
plat_i2c.h
CPLD_IO_REG_OFS_SLED_CYCLE :
plat_i2c.h
CPLD_NORMAL_ENABLE_OFFSET :
plat_class.h
CPLD_P0V8_1_EN_BIT :
plat_class.h
CPLD_POLLING_INTERVAL_MS :
plat_event.c
CPLD_PWRGD_1_OFFSET :
plat_class.h
CPLD_PWRGD_2_OFFSET :
plat_class.h
CPLD_PWRGD_BIT :
plat_class.h
CPLD_REG_BMC_INTERFACE :
plat_i2c.h
CPLD_REG_BOARD_REVISION_ID :
plat_i2c.h
CPLD_REG_E1S_PRSNT_STATE :
plat_power_status.c
CPLD_REG_RETIMER_PRSNT_STATE :
plat_power_status.c
CPLD_REG_RETIMER_TYPE :
plat_i2c.h
CPLD_REG_SPI_MUX :
plat_spi.c
CPLD_SPI_CONTROL_REG :
plat_spi.c
CPLD_SPI_OOB_CONTROL_REG :
plat_spi.c
,
plat_spi.h
CPLD_SPI_OOB_FROM_BIC :
plat_spi.h
,
plat_spi.c
,
plat_spi.h
CPLD_SPI_OOB_FROM_CPU :
plat_spi.h
,
plat_spi.c
,
plat_spi.h
CPLD_SSD_POWER_FAULT_REG :
plat_class.h
CPLD_SSD_POWER_GOOD_TIMEOUT :
plat_class.h
CPLD_SW_0_ERR_BIT :
plat_class.h
CPLD_SW_1_ERR_BIT :
plat_class.h
CPLD_SW_ERR_OFFSET :
plat_class.h
CPLD_UPDATE_ADDR :
plat_altera.h
CPLD_UPDATE_I2C_BUS :
plat_altera.h
CPLD_UPDATE_SIZE :
altera.h
CPLD_USER_CODE_LENGTH :
plat_pldm_fw_update.c
CPU_PECI_ADDR :
plat_sensor_table.h
CPU_PWR_OFFSET :
plat_sensor_table.h
CPU_SHDN_STATE :
plat_isr.c
CPU_TIME_UNIT :
plat_cpu.h
CPUDVDD_I2C_ADDR :
plat_i2c.h
CPUDVDD_I2C_BUS :
plat_i2c.h
CPUID_SIZE :
plat_apml.h
CPUVDD_I2C_ADDR :
plat_i2c.h
CPUVDD_I2C_BUS :
plat_i2c.h
CR_ASCII :
mp2985.c
,
xdpe15284.c
CRC32_POLY :
xdpe15284.c
CRC_CHECK_START_KEY :
mp289x.c
CRC_CHECK_STOP_KEY :
mp289x.c
CRC_GP12_KEY :
mp289x.c
CRC_GP34_KEY :
mp289x.c
CRC_GP56_KEY :
mp289x.c
CRC_USR_KEY :
mp289x.c
CRD_STATUS_REG :
plat_event.h
CXL1_HEART_BEAT_LABEL :
plat_power_seq.h
CXL2_HEART_BEAT_LABEL :
plat_power_seq.h
CXL_ALL_POWER_GOOD :
plat_isr.h
CXL_CARD_VR_COUNT :
plat_dev.c
CXL_CONTROLLER_MUX_CHANNEL :
plat_isr.h
CXL_CTRL_ADDR :
plat_sensor_table.h
CXL_DEBUG_SEL_DELAY_MS :
plat_isr.h
CXL_DIMM_MUTEX_WAITING_TIME_MS :
plat_pldm_sensor.h
CXL_DIMMA_TEMP_ADDR :
plat_sensor_table.h
CXL_DIMMB_TEMP_ADDR :
plat_sensor_table.h
CXL_DIMMC_TEMP_ADDR :
plat_sensor_table.h
CXL_DIMMD_TEMP_ADDR :
plat_sensor_table.h
CXL_DRIVE_READY_DELAY_MS :
plat_isr.h
CXL_EID :
plat_mctp.h
CXL_FLASH_TO_BIC :
plat_spi.c
CXL_FLASH_TO_CXL :
plat_spi.c
CXL_FRU_ADDR :
plat_fru.h
CXL_FRU_MUX0_ADDR :
plat_fru.h
CXL_FRU_MUX1_ADDR :
plat_fru.h
CXL_FRU_MUX1_CHANNEL :
plat_fru.h
CXL_FRU_PORT :
plat_fru.h
CXL_FW_VERSION_MAX_SIZE :
plat_fru.h
CXL_FW_VERSION_START :
plat_fru.h
CXL_HEART_BEAT_LABEL :
plat_power_seq.h
CXL_I2C_TARGET_INDEX :
plat_i2c_target.h
CXL_ID :
plat_pldm_sensor.h
CXL_IOEXP_ASIC_PERESET_BIT :
plat_isr.h
CXL_IOEXP_CONFIG_REG_DEFAULT_VAL :
plat_dev.c
CXL_IOEXP_CONTROLLER_PWRGD_VAL :
plat_isr.h
CXL_IOEXP_DEV_RESET_BIT :
plat_isr.h
CXL_IOEXP_DIMM_PWRGD_VAL :
plat_isr.h
CXL_IOEXP_INIT_RETRY_COUNT :
plat_dev.h
CXL_IOEXP_MB_RESET_BIT :
plat_isr.h
CXL_IOEXP_MUX_CHANNEL :
plat_isr.h
CXL_IOEXP_U14_ADDR :
plat_isr.h
CXL_IOEXP_U14_CONFIG_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U14_CONFIG_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U14_OUTPUT_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U14_OUTPUT_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U15_ADDR :
plat_isr.h
CXL_IOEXP_U15_CONFIG_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U15_CONFIG_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U15_OUTPUT_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U15_OUTPUT_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U16_ADDR :
plat_isr.h
CXL_IOEXP_U16_CONFIG_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U16_CONFIG_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U16_OUTPUT_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U16_OUTPUT_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U17_ADDR :
plat_isr.h
CXL_IOEXP_U17_CONFIG_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U17_CONFIG_1_REG_VAL :
plat_dev.c
CXL_IOEXP_U17_OUTPUT_0_REG_VAL :
plat_dev.c
CXL_IOEXP_U17_OUTPUT_1_REG_VAL :
plat_dev.c
CXL_LED_BIT :
plat_isr.h
CXL_NOT_ALL_POWER_GOOD :
plat_isr.h
CXL_POWER_GOOD_DELAY_MS :
plat_isr.h
CXL_POWER_OFF :
plat_power_seq.h
CXL_POWER_ON :
plat_power_seq.h
CXL_PRESENT :
plat_class.h
CXL_READY_HANDLER_STACK_SIZE :
plat_power_seq.c
CXL_READY_INTERVAL_SECONDS :
plat_power_seq.h
CXL_READY_RETRY_TIMES :
plat_power_seq.h
CXL_READY_SECONDS :
plat_power_seq.h
CXL_TMP75_IN_ADDR :
plat_sensor_table.h
CXL_U6_INA233_ADDR :
plat_sensor_table.h
CXL_U7_INA233_ADDR :
plat_sensor_table.h
CXL_U8_LTC2991_ADDR :
plat_sensor_table.h
CXL_UPDATE_MAX_OFFSET :
plat_spi.c
CXL_VERSION_LEN :
plat_ipmi.h
CXL_VR_A0V8_ADDR :
plat_sensor_table.h
CXL_VR_A0V9_ADDR :
plat_sensor_table.h
CXL_VR_D0V8_ADDR :
plat_sensor_table.h
CXL_VR_VDDQAB_ADDR :
plat_sensor_table.h
CXL_VR_VDDQCD_ADDR :
plat_sensor_table.h
Generated by
1.9.2